*Текущая стоимость уже могла изменится. Что бы узнать актуальную цену и проверить наличие товара, нажмите "Добавить в корзину"






XILINX FPGA Development Board Xilinx Spartan-3E XC3S500E оценочный комплект + 10 комплектов аксессуаров = Open3S500E посылка A из Waveshare
Плата разработки FPGA предназначена для серии XILINX Spartan-3E, имеет встроенную XC3S500E и интегрирует различные стандартные интерфейсы, довольно легко для периферийных экспансий.
![XC3S500E development board]()
Обзор
Open3S500EЭто Плата развития FPGA, которая состоит из материнской платыDVK600И основная плата FPGACore3S500E.
Open3S500E поддерживает дальнейшее расширение с различными дополнительными аксессуарами для конкретных приложений. Модульная и открытая конструкция делает ее идеальной для начала разработки приложений с устройствами FPGA серии XILINX Spartan-3E.
Что на материнском доске
![FPGA CPLD development board on board resource]()
- FPGA CPLD разъем основной платы:Для легкого подключения основных плат, которые интегрируют чип FPGA CPLD на борту
- Интерфейс 8I/Os_1,Для подключения комплектующих досок/модулей
- Интерфейс 8I/Os_2,Для подключения комплектующих досок/модулей
- Интерфейс 16I/Os_1,Для подключения комплектующих досок/модулей
- Интерфейс 16I/Os_2,Для подключения комплектующих досок/модулей
- Интерфейс 32I/Os_1,Для подключения комплектующих досок/модулей
- Интерфейс 32I/Os_2,Для подключения комплектующих досок/модулей
- Интерфейс 32I/Os_3,Для подключения комплектующих досок/модулей
Все интерфейсы ввода/вывода выше:
- Способен моделироваться как USART, I2C, SPI, PS/2 и т. Д.
- Способен управлять устройствами, такими как FRAM, FLASH, USB, Ethernet и т. д.
- Интерфейс SDRAM
- Для подключения платы аксессуаров SDRAM
- Также работает как FPGA CPLD разъемы расширения
- ЖК-интерфейс,Для подключения LCD22, LCD12864, LCD1602
- Однопроводный интерфейс:Легко подключается к однопроводным устройствам (К-92 посылка), таким как датчик температуры (DS18B20), электронный регистрационный номер (DS2401) и т. Д.
- 5V DC jack
- Джойстик:Пять позиций
- Зуммер
- Потенциометр:Для регулировки подсветки LCD22 или LCD12864, LCD1602 регулировка контрастности
- Выключатель питания
- Перемычка зуммера
- Перемычка с одним проводом
- Перемычка для джойстика
Для джемперов 17-19:
- Короткая перемычка для подключения к I/Os, используемая в коде примера
- Откройте перемычку для подключения к другим пользовательским контактам через перемычки
DVK600 поддерживает широкий спектр различных основных плат, поэтому некоторые интерфейсы могут быть не подключены и бесполезны при подключении к определенной основной плате. Например, при подключении к Core3S500E/CoreEP2C8 '32I/Os_3' не подключен.
Что на Core3S500E
![XC3S500E core board on board resource]()
- XC3S500E:Устройство XILINX Spartan-3E FPGA с функциями:
- Рабочая частота:50 МГц
- Рабочее напряжение:1,15 в ~ 3,3 В
- Посылка:QFP208
- I/Os:116
- LEs:500K
- RAM:360кб
- DCMs: 4
- Отладка/программирование:Поддержка JTAG
- AMS1117-3.3,3,3 В регулятор напряжения
- AMS1117-2.5,Регулятор напряжения 2,5 В
- AMS1117-1.2,Регулятор напряжения 1,2 В
- XCF04S,Встроенная последовательная флэш-память, для хранения кода
- Индикатор питания
- Светодиоды
- Индикатор инициализации FPGA
- Кнопка сброса
- Кнопка nCONFIG:Для повторной настройки чипа FPGA, эквивалент перезарядки питания
- 50 м активный кристаллический осциллятор
- Интерфейс JTAG:Для отладки/программирования
- Расширитель FPGA pins,VCC, GND и все порты ввода/вывода доступны на разъемах расширения для дальнейшего расширения
Фотографии
![FPGA Development Board]()
Open3S500E макетная плата
![FPGA Development Board]()
Open3S500E макетная плата
![FPGA Development Board]()
Open3S500E доска для разработки вид сзади
![FPGA Development Board]()
Материнская плата DVK600
![FPGA Core Board]()
FPGA основная плата Core3S500E
![FPGA Core Board]()
FPGA основная плата Core3S500E
Подключение к различным периферийным устройствам
![LCD12864]()
Подключение к LCD12864
![LCD1602]()
Подключение к LCD1602
![RS232 Board]()
Подключение к плате RS232
![PL2303 USB UART Board mini]()
Подключение к USB UART Board
![8 SEG LED Board]()
Подключение к 8 SEG светодиодный плате
![8 Push Buttons]()
Подключение к 8 кнопкам
![4x4 Keypad]()
Подключение к 4x4 клавиатуре
![AT24CXX EEPROM Board]()
Подключение к плата EEPROM
![Multi peripherals cascading]()
Несколько периферийных устройств, подключенных к одному интерфейсу
![DataFlash Board]()
Подключение к плате DataFlash
![CY7C68013A USB Board]()
Подключение к USB плате CY7C68013A
![VGA PS2 Board]()
Подключение к плате VGA PS2
![Connecting to any accessory board]()
Подключение к любой вспомогательной плате, которая вам нужна
Примечание: Open3S500E не интегрирует любые функции программирования/отладки, требуется программист/отладчик.
Примеры
Плата разработки Open3S500E FPGA поставляется с различными примерами кодов для поддерживаемых периферийных устройств, которые позволяют быстро начать разработку собственного приложения.
| Периферийное устройство |
Описание |
Интерфейс |
Verilog |
VHDL |
| AT24CXX |
EEPROM |
I2C |
Y |
Y |
| FM24CXX |
Фрам |
I2C |
Y |
Y |
| AT45DBXX |
DATAFLASH |
SPI |
Y |
|
| PCF8563 |
RTC |
I2C |
Y |
|
| PCF8591 |
4xAD, 1xDA |
I2C |
Y |
|
| DS18B20 |
Датчик температуры |
1 провод |
Y |
|
| SP3232 |
Серийное общение |
UART |
Y |
Y |
| SP3485 |
Серийное общение |
UART |
Y |
Y |
| PL2303 |
USB для UART |
UART |
Y |
Y |
| CY7C68013A |
Usb-устройство |
I/Os |
|
Y |
| Зуммер |
Звуковое устройство |
1I/O (ШИМ) |
Y |
Y |
| Клавиатура PS/2 |
Входное устройство |
PS/2 |
Y |
Y |
| Одиночные кнопки |
Входное устройство |
---- |
Y |
Y |
| 4x4 клавиатуры |
Входное устройство |
8I/Os |
Y |
Y |
| Джойстик |
Входное устройство |
5I/Os |
Y |
Y |
| Светодиодный |
Демонстрационное устройство |
---- |
Y |
Y |
| 8 SEG светодиодный |
Демонстрационное устройство |
13I/Os |
Y |
Y |
| Монитор VGA |
Демонстрационное устройство |
VGA |
Y |
Y |
| Персональный ЖК-дисплей |
Демонстрационное устройство |
11I/Os |
Y |
Y |
| Графический ЖК-дисплей |
Демонстрационное устройство |
11I/Os |
Y |
Y |
Интерфейс отладки/программирования
Плата разработки Open3S500E FPGA интегрирует интерфейс JTAG для программирования/отладки.
![JTAG header pinout]()
Ресурсы для развития
- Сопутствующее программное обеспечение (Xilinx ISE 12-Поддерживает Winxp/Win7, не поддерживает Win8)
- Демонстрационный код (Verilog, VHDL)
- Схема (PDF)
- FPGA разработка документов
- Вики:Www.wav eshare.com/wiki/Open3S500E
Посылка содержит
"Стандартная посылка"И"Комплект аксессуаров для досок"Ниже включены.
Стандартная посылка
- Open3S500E макетная плата x 1
- 4-контактный провод x 2
- 2-контактный провод x 2
- Кабель питания USB x 1
1
![]()
2
![]()
3
![]()
4
Комплектующие для досок посылка
- Плата VGA PS2 x 1
- PL2303 USB UART Board (mini) x 1
- AT45DBXX DataFlash Board x 1
- FM24CLXX Фрам доска x 1
- CY7C68013A USB плата (мини) x 1
- PCF8563 RTC плата x 1
- PCF8591 AD DA плата x 1
- DS18B20 x 1
- LCD1602 (3,3 В Синяя подсветка) x 1
- Usb-разъем типа A для мини-кабеля типа B x 1
1
![]()
2
![]()
3
![]()
4
![]()
5
![]()
6
![]()
7
![]()
8
![]()
9
![]()
10